ESSCIRC

ESSCIRC (European Solid-State Circuits Conference)@ Lausanne, Swissで、研究室から4件発表しました。

Yangさん An LC-VCO based Synthesizable Injection-Locked PLL with an FoM of -250.3dB

Xuさん A 2GHz 3.1mW Type-I Digital Ring-Based PLL

Chenさん A Stability-Improved Single-Opamp Third-Order ΣΔModulator by Using a Fully-Passive Noise-Shaping SAR ADC and Passive Adder

金子さん A 76-dB-DR 6.8-mW 20-MHz Bandwidth CT ΔΣ ADC with a High-Linearity Gm-C Filter

Yangさん

/news/old/2016-09-14-06-09-36/7f0c681e.jpg
IMG_6667
Xuさん(現、東京理科大学 助教)
/news/old/2016-09-14-06-09-36/1f744b85.jpg
IMG_6669
Chenさん
/news/old/2016-09-14-06-09-36/a70cbb01.jpg
IMG_6680
金子さん
/news/old/2016-09-14-06-09-36/5b2bca3b.jpg
IMG_6681
発表後に質問を受ける金子氏
/news/old/2016-09-14-06-09-36/07a252d9.jpg
IMG_6682